Inhalt
[ 521HARDRARCV16 ] VL Rechnerarchitektur
|
|
|
|
|
Workload |
Ausbildungslevel |
Studienfachbereich |
VerantwortlicheR |
Semesterstunden |
Anbietende Uni |
4,5 ECTS |
B2 - Bachelor 2. Jahr |
Informatik |
Daniel Große |
3 SSt |
Johannes Kepler Universität Linz |
|
|
|
Detailinformationen |
Quellcurriculum |
Bachelorstudium Informatik 2021W |
Ziele |
Die Studierenden verstehen, wie Software in einer Weise beschrieben wird, so dass diese mit logischen Schaltkreisen abgearbeitet werden kann. Sie sind in der Lage, entsprechende Komponenten in einer Hardwarebeschreibungssprache zu realisieren. Sie sind in der Lage, einfachen Software/Assembler-Code auf ihrer eigenen Implementierung eines Prozessors auszuführen. Sie sind in der Lage, ihren Prozessor durch sequentielle Steuereinheiten, Pipelining, Koprozessoren usw. zu optimieren. Sie sind in der Lage, die Leistung der resultierenden Prozessoren zu bewerten. Sie sind in der Lage, die Speichernutzung ihrer Prozessoren zu verbessern.
|
Lehrinhalte |
- Rechnersichten
- Assembler
- Aufbau und Funktionsweise: Hardware, Software
- Maschinensprache
- Kodierung von Zeichen und Zahlen
- Prozessoraufbau
- Komponenten des Prozessors
- Pipelining
- Speicherorganisation
- Leistungsbewertung
|
Beurteilungskriterien |
Klausur
|
Lehrmethoden |
Vorträge und Übungen
|
Abhaltungssprache |
Deutsch |
Literatur |
Kursunterlagen
|
Lehrinhalte wechselnd? |
Nein |
Sonstige Informationen |
www.ics.jku.at/teaching/
|
Frühere Varianten |
Decken ebenfalls die Anforderungen des Curriculums ab (von - bis) INBIPVOCAR1: VO Computer Architecture 1 (2011W-2016S)
|
|
|
|
Präsenzlehrveranstaltung |
Teilungsziffer |
- |
Zuteilungsverfahren |
Direktzuteilung |
|
|
|