Inhalt

[ 289WFVTEGSV20 ] VL Entwurf gemischt analog-digitaler Integrierter Schaltungen

Versionsauswahl
Es ist eine neuere Version 2023W dieser LV im Curriculum Bachelorstudium Elektronik und Informationstechnik (ELIT) 2023W vorhanden.
Workload Ausbildungslevel Studienfachbereich VerantwortlicheR Semesterstunden Anbietende Uni
3 ECTS B3 - Bachelor 3. Jahr Informationselektronik Timm Ostermann 2 SSt Johannes Kepler Universität Linz
Detailinformationen
Quellcurriculum Bachelorstudium Elektronik und Informationstechnik 2020W
Ziele Die Lehrveranstaltung gibt eine vertiefende Einführung in den Entwurf gemischt analog-digitaler Schaltungen. Hierzu werden zunächst der Entwurf analoger und digitaler Schaltungen getrennt betrachtet und dann die Möglichkeiten eines gemeinsamen Entwurfsablaufs dargestellt, diskutiert und am Beispiel VHDL-AMS demonstriert.
Lehrinhalte
  • Entwurf analoger und digitaler Schaltungen (Entwurfsprozess, Hierarchien, Simulation, Vergleich, „VHDL/Verilog vs. Spice“, …)
  • Entwurf gemischt analog-digitaler Schaltungen
  • VHDL-AMS Einführung als Beispiel
Beurteilungskriterien Schriftliche und/oder mündliche Prüfung
Lehrmethoden Folienvortrag
Abhaltungssprache Deutsch
Literatur wird in der LVA bekannt gegeben
Lehrinhalte wechselnd? Nein
Sonstige Informationen Bis Semester 2020S bezeichnet als: 289WSATEGSV16 VL Entwurf gemischt analog-digitaler Integrierter Schaltungen
bis Semester 2016S bezeichnet als: IEBWCVOEGIS VO Entwurf gemischt analog-digitaler Integrierter Schaltungen
Frühere Varianten Decken ebenfalls die Anforderungen des Curriculums ab (von - bis)
289WSATEGSV16: VL Entwurf gemischt analog-digitaler Integrierter Schaltungen (2016W-2020S)
IEBWCVOEGIS: VL Entwurf gemischt analog-digitaler Integrierter Schaltungen (2010W-2016S)
Präsenzlehrveranstaltung
Teilungsziffer -
Zuteilungsverfahren Zuteilung nach Reihenfolge