Es werden die einzelnen Schritte behandelt, um von einer Spezifikation
bis zu einem fertigen Bit-File welches in einen FPGA geladen werden kann
zu gelangen.
Der erste Teil der LVA beschäftigt sich ausführlich mit der praktischen
Umsetzung der Modellierung einer digitalen integrierten Schaltung anhand
der HW-Beschreibungssprache VHDL. Dabei werden verschiedene Konzepte und
Entwurfsmethodiken präsentiert und anhand von Hausübungen praktisch
umgesetzt.
Der zweite Teil der LVA behandelt die Umsetzung des VHDL Modells in
eine Konfigurationsdatei, welche in eine FPGA Architektur geladen werden
kann. Die Schritte umfassen dabei Synthese, MAP, Place&Route.
Zusätzlich wird die begleitende Verifikation von der Modellierung bis
zum Place&Route behandelt.
|