Inhalt

[ IEBPIUEDHWE ] UE Digitaler Hardwareentwurf

Versionsauswahl
Workload Ausbildungslevel Studienfachbereich VerantwortlicheR Semesterstunden Anbietende Uni
1,25 ECTS B3 - Bachelor 3. Jahr Mechatronik Georg Möstl 1 SSt Johannes Kepler Universität Linz
Detailinformationen
Quellcurriculum Bachelorstudium Informationselektronik 2012W
Ziele Erlangen von Kompetenzen im Entwurf von digitalen integrierten Schaltungen. Es werden dabei von der Modellierung bis zur Implementierung in einer FPGA-Architektur alle Ebenen betrachtet. Zusätzlich wird noch Wissen bezüglich einer begleitenden Verifikation erlangt.
Lehrinhalte Es werden die einzelnen Schritte behandelt, um von einer Spezifikation bis zu einem fertigen Bit-File welches in einen FPGA geladen werden kann zu gelangen.

Der erste Teil der LVA beschäftigt sich ausführlich mit der praktischen Umsetzung der Modellierung einer digitalen integrierten Schaltung anhand der HW-Beschreibungssprache VHDL. Dabei werden verschiedene Konzepte und Entwurfsmethodiken präsentiert und anhand von Hausübungen praktisch umgesetzt.

Der zweite Teil der LVA behandelt die Umsetzung des VHDL Modells in eine Konfigurationsdatei, welche in eine FPGA Architektur geladen werden kann. Die Schritte umfassen dabei Synthese, MAP, Place&Route.

Zusätzlich wird die begleitende Verifikation von der Modellierung bis zum Place&Route behandelt.

Beurteilungskriterien Korrektur der Übungsausarbeitungen, schriftliche/mündliche Prüfung
Lehrmethoden Theorievermittlung in der UE-Stunde; Praxis durch Hausübungen.
Abhaltungssprache Deutsch
Lehrinhalte wechselnd? Nein
Präsenzlehrveranstaltung
Teilungsziffer 35
Zuteilungsverfahren Zuteilung nach Reihenfolge